Aller au menu Aller au contenu
Thèmes de recherche
Thèmes de recherche
Thèmes de recherche

> Thèmes > Sécurité des systèmes embarqués et distribués critiques > Organisation et membres

Vincent BEROULLE - Page personnelle

  
Vincent BEROULLE (homepage)
Professeur Grenoble INP (HDR - Section 63)
Enseignant à Grenoble INP - Esisar
Chercheur au LCIS / groupe CTSYS

Grenoble INP - Esisar
50 rue B. de Laffemas - CS 10054
26902 VALENCE Cedex 09 (FRANCE)
 
email : vincent(dot)beroulle(at)grenoble-inp(dot)fr
Téléphone : 04.75.75.94.57
 
Grenoble INP - LCIS
 


Sécurité et sûreté de fonctionnement des systèmes hétérogènes


Mots clefs : sécurité, sûreté, injection de fautes, prototypage, analyse de vulnérabilité 
Applications : RFID, systèmes intégrés critiques

Projets


Co-responsable LCIS du projet Anaconda (région, "R&D booster"), "Automated Cybersecurity Analysis with non Intrusive tools", October 2020
Partenaires industriels : Ponant technologies, Rtone
Partenaires académiques : Esisar

Responsable de l'Equipe Action Persyval CLAM "Cross Layer Fault Analysis for Microprocessor Architecture"
Coordinateurs dans les laboratoires partenaires: Paolo Maistri (TIMA), Marie-Laure Potet (Verimag)

Coordinateur du projet EMNESS "European Master Network On Embedded System Security and Safety"
Partenaires académiques : Université de Stuttgart, Université de Freiburg, Université du Pirée, Université de Barcelone (UPC), Politechnico de Torino, Grenoble INP Phelma

Coordinateur du Projet Safe-Air financé par la région AURA
"
Evaluation de la sûreté des systèmes aéronautiques grâce aux plateformes virtuelles"
Partenaires industriels : Thales Valence, AEDvices consulting
Partenaires académiques : LCIS, TIMA, LHC

Participation au programme Pulse de l'IRT Nanoelec avec le CEA-Leti (2017-...), Sécurité des composants électronique et microélectronique

Anciens projets : 

Participation au Projet ANR LIESSE (2012-2016) : "Effet laser et fautes sur les circuits intégrés dédiés à la sécurité"
Partenaires industriels : ST Microelectronics
Partenaires académiques : LIRMM, LCIS, TIMA, ENSME, ONERA

Coordinateur du PROJET ANR Jeune Chercheur SafeRFID (2010-2014) : "Amélioration de la robustesse des systèmes RFID"

Directions ou co-directions de thèse en cours :

  • Ihab ALSHAER, "Cross-Layer Fault Analysis for Microprocessor Architectures", 1er Novembre 2020
  • Hiep Manh DAO, "Conception de tag robustes et sécurisés à base d'ECC", Décembre 2019
  • Nikos Foivos POLYCHONOU, "Conception d'un superviseur pour les systèmes embarqués critiques", Décembre 2019
  • Amir ALIPOUR, "Utilisation du machine learning pour la modélisation des PUF", Octobre 2019 
  • Julie ROUX, "Evaluation de la robustesse de systèmes critiques par analyse cross-layer", Janvier 2018 

Thèses soutenues dirigées ou co-encadrées


 

Matières enseignées à Grenoble INP - Esisar

Mots clefs : conception de systèmes intégrés, vérification, test, sûreté et sécurité des systèmes embarqués

  • Conception de circuits intégrés VLSI CMOS
  • Conception d'architectures numériques complexes sur FPGA
  • Conception de systèmes analogiques et mixtes
  • Vérification et test des systèmes matériels-logiciels critiques et sécurisés
  • Conception conjointe matérielle-logicielle
Responsable des projets innovation en dernière année de Grenoble INP Esisar.

Responsable du parcours international de master MISTRE Valence.

Principales publications

mise à jour le 5 décembre 2020

Université Grenoble Alpes